糖尿病康复,内容丰富有趣,生活中的好帮手!
糖尿病康复 > 基于Xilinx FPGA实现PCIE2.0接口

基于Xilinx FPGA实现PCIE2.0接口

时间:2022-08-06 20:15:50

相关推荐

基于Xilinx FPGA实现PCIE2.0接口

1 理论知识

1.1 总线发展

1、ISA总线。工业标准架构总线(ISA),传输速率为16MBps,扩展ISA(EISA),传输速率为32MBps;

2、PCI总线。第一版:PCI总线,工作频率33MHz,数据位宽32bit,传输速率为133MBps。 第二版:PCI总线,工作频率33MHz,数据位宽64bit,传输速率为266MBps。第三版:PCI总线,工作频率66MHz,数据位宽64bit,传输速率为532MBps。

3、PCIX总线。第一版:PCIX总线,工作频率133MHz,数据位宽64bit,传输速率为1.066GBps。第二版:PCIX总线,工作频率133MHz,数据位宽64bit,传输速率为2.1GBps。第一版:PCIX总线,工作频率1066MHz,数据位宽64bit,传输速率为8.4GBps(没有成功)。

4、PCIE总线。3GIO改名为PCI Express1.0,X1模式,传输速率为2.5Gbps。PCI Express2.0,X1模式,传输速率为5Gbps。PCI Express3.0,X1模式,传输速率为8Gbps。鉴于PCIe在此类应用中的广泛使用以及越来越大的带宽需求,PCI-SIG产业联盟最近宣布了最新规范PCIe 5.0,它把数据速率提高到32GT/s,并使链路带宽增加一倍,从6

如果觉得《基于Xilinx FPGA实现PCIE2.0接口》对你有帮助,请点赞、收藏,并留下你的观点哦!

本内容不代表本网观点和政治立场,如有侵犯你的权益请联系我们处理。
网友评论
网友评论仅供其表达个人看法,并不表明网站立场。